DatasheetQ Logo
Electronic component search and free download site. Transistors,MosFET ,Diode,Integrated circuits

BT818A Ver la hoja de datos (PDF) - Unspecified

Número de pieza
componentes Descripción
Fabricante
BT818A
ETC
Unspecified ETC
BT818A Datasheet PDF : 110 Pages
1 2 3 4 5 6 7 8 9 10 Next Last
Bt819A/7A/5A
Control Register Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
0x00 — Device Status Register (STATUS). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
0x01 — Input Format Register (IFORM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
0x02 — Temporal Decimation Register (TDEC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
0x03 — MSB Cropping Register (CROP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
0x04 — Vertical Delay Register, Lower Byte (VDELAY_LO). . . . . . . . . . . . . . . . . . . . 72
0x05 — Vertical Active Register, Lower Byte (VACTIVE_LO) . . . . . . . . . . . . . . . . . . 73
0x06 — Horizontal Delay Register, Lower Byte (HDELAY_LO) . . . . . . . . . . . . . . . . . 73
0x07 — Horizontal Active Register, Lower Byte (HACTIVE_LO) . . . . . . . . . . . . . . . . 73
0x08 — Horizontal Scaling Register, Upper Byte (HSCALE_HI) . . . . . . . . . . . . . . . . 74
0x09 — Horizontal Scaling Register, Lower Byte (HSCALE_LO) . . . . . . . . . . . . . . . 74
0x0A — Brightness Control Register (BRIGHT) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
0x0B — Miscellaneous Control Register (CONTROL) . . . . . . . . . . . . . . . . . . . . . . . . . 76
0x0C — Luma Gain Register, Lower Byte (CONTRAST_LO) . . . . . . . . . . . . . . . . . . . 77
0x0D — Chroma (U) Gain Register, Lower Byte (SAT_U_LO) . . . . . . . . . . . . . . . . . . 78
0x0E — Chroma (V) Gain Register, Lower Byte (SAT_V_LO) . . . . . . . . . . . . . . . . . . 79
0x0F — Hue Control Register (HUE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
0x10 — Reserved . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
0x11 — Reserved . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
0x12 — Output Format Register (OFORM) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
0x13 — Vertical Scaling Register, Upper Byte (VSCALE_HI) . . . . . . . . . . . . . . . . . . . 84
0x14 — Vertical Scaling Register, Lower Byte (VSCALE_LO) . . . . . . . . . . . . . . . . . . 85
0x15 — Test Control Register (TEST). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
0x16 — Video Timing Polarity Register (VPOLE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
0x17 — ID Code Register (IDCODE) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
0x18 — AGC Delay Register (ADELAY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
0x19 — Burst Delay Register (BDELAY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
0x1A — ADC Interface Register (ADC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
0x1B to 0x1E — Reserved Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90
0x1F — Software Reset Register (SRESET) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90
v

Share Link: 

datasheetq.com  [ Privacy Policy ]Request Datasheet ] [ Contact Us ]